T-trigger. Zasada działania, schematy funkcjonalne
Trigger - najprostsze urządzenie, które reprezentujejest cyfrową maszyną. Ma dwa stany stabilności. Jeden z tych stanów ma przypisaną wartość "1", a drugą "0". Stan urządzenia, a także wartość przechowywanych w nim informacji binarnych, określane są przez sygnały wyjściowe: bezpośrednie i odwrotne. W przypadku, gdy potencjał jest ustalany na wyjściu bezpośrednim, co odpowiada jednostce logicznej, w tym przypadku stan wyzwalacza jest nazywany jednością (potencjał na wyjściu odwrotnym odpowiada logicznemu zeru). Jeśli nie ma potencjału na wyjściu bezpośrednim, wówczas stan wyzwalacza jest nazywany zero.
Wyzwalacze są klasyfikowane według następujących kryteriów:
1. W ramach zapisu informacji (asynchroniczne i synchroniczne).
2. Zgodnie z metodą zarządzania informacją (statystyczną, dynamiczną, jednostopniową, wieloetapową).
3. Zgodnie z metodą implementacji połączeń logicznych (wyzwalacz JK, wyzwalacze RS, wyzwalacz T, D-trigger i inne typy).
Główne parametry wszystkich typów wyzwalaczy to: maksymalny czas trwania sygnału wejściowego, czas opóźnienia wymagany do przełączenia wyzwalacza, a także czas odpowiedzi.
W tym artykule omówimy tego typu urządzeniejako T-trigger. Takie wyzwalacze mają tylko jedno wejście informacyjne (T), które nazywane jest wejściem zliczającym. Zmienia swój stan po wejściu do zliczania (T) każdego sygnału sterującego.
Zgodnie z tabelą przeliczeniową, prawoFunkcjonowanie takich wyzwalaczy jest opisane za pomocą równania charakterystycznego: Q (t + 1) = TtQ "t V T'tQt. Z równania wynika, że gdy logiczne zera dociera do wejścia (T), T-flip-flop zachowa swój stan, zmieni się na przeciwnie.
Qt | Tt | Q(t + 1) |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
Tabela pokazuje, że wyzwalacz T działaoperacja dodawania spowodowała, że nazwa takiego wyzwalacza była policzalna, a informacja (T) - do wejścia liczącego. Poziom sygnału na wejściu takiego wyzwalacza pojawia się dwukrotnie częściej niż na jego wyjściu (Q). Odpowiednio, T-flip-flop jest wykorzystywany jako dzielnik częstotliwości.
Może być asynchroniczny T-triggerzaprojektowany na podstawie dwustopniowego wyzwalacza RS z dodatkowymi połączeniami, a mianowicie: wyjście wyzwalające (Q) musi być podłączone do wejścia (R), a wyjście (Q ') do wejścia (S). Wejście informacyjne (T) będzie wejściem synchronicznym (C).
Zdjęcie pokazuje T-trigger. Schemat jest funkcjonalny.
W stanie początkowym na wejściach informacjiwyzwalacz (R i S) obsłuży poziom logiczny zero, gdy zostanie zastosowany do zera logicznego licznika wejściowego (T), nastąpi ciągłe kopiowanie stanu pierwszego wyzwalania przez drugi wyzwalacz, ponieważ element ORAZ daje poziom jednostki logicznej na wejście drugiego wyzwalacza. Jeśli T-flip-flop był w stanie jeden, to wejścia (R i S) będą dostarczane odpowiednio z poziomami zero i jeden. Kiedy pierwszy sygnał osiągnie wartość zliczania równą logicznej, logiczny zostanie zapisany do pierwszego wyzwalacza. Stan drugiego wyzwalacza się nie zmienia, ponieważ poziom zerowy z wyjścia elementu logicznego AND-NOT blokuje jego stan. Po usunięciu impulsu liczącego na wejściu (T) jest ustawiona na zero, a drugi spust przełącza się na stan jednostki logicznej.
Na zdjęciu jest synchroniczny T-trigger. Schemat jest funkcjonalny.
Synchroniczne T-japonki używają, w razie potrzeby, potencjału do reprezentowania sekwencji jednostek logicznych na wejściu T-flip-flopa.